

## Arora V Hardened MIPI D-PHY

ユーザーガイド

UG296-1.0J, 2023-09-28

著作権について(2023)

著作権に関する全ての権利は、Guangdong Gowin Semiconductor Corporation に留保されています。

GOWINSEMIは、当社により、中国、米国特許商標庁、及びその他の国において登録されています。商標又はサービスマークとして特定されたその他全ての文字やロゴは、それぞれの権利者に帰属しています。何れの団体及び個人も、当社の書面による許可を得ず、本文書の内容の一部もしくは全部を、いかなる視聴覚的、電子的、機械的、複写、録音等の手段によりもしくは形式により、伝搬又は複製をしてはなりません。

#### 免責事項

当社は、GOWINSEMI Terms and Conditions of Sale (GOWINSEMI取引条件)に規定されている内容を除き、(明示的か又は黙示的かに拘わらず)いかなる保証もせず、また、知的財産権や材料の使用によりあなたのハードウェア、ソフトウェア、データ、又は財産が被った損害についても責任を負いません。当社は、事前の通知なく、いつでも本文書の内容を変更することができます。本文書を参照する何れの団体及び個人も、最新の文書やエラッタ(不具合情報)については、当社に問い合わせる必要があります。

## バージョン履歴

| 日付         | バージョン | 説明  |
|------------|-------|-----|
| 2023/09/28 | 1.0J  | 初版。 |

## 目次

| 目   | 次                                                                                                                                                      | İ۷                                   |
|-----|--------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------|
| 図   | 一覧                                                                                                                                                     | vi                                   |
| 表   | 一覧                                                                                                                                                     | vii                                  |
| 1   | 本マニュアルについて                                                                                                                                             | . 1                                  |
|     | 1.1 マニュアル内容                                                                                                                                            | . 1                                  |
|     | 1.2 関連ドキュメント                                                                                                                                           | . 1                                  |
|     | 1.3 用語、略語                                                                                                                                              | . 2                                  |
|     | 1.4 テクニカル・サポートとフィードバック                                                                                                                                 | . 2                                  |
| 2   | 概要                                                                                                                                                     | . 3                                  |
|     | 2.1 特徵                                                                                                                                                 | . 3                                  |
|     | 2.2 機能の説明                                                                                                                                              | . 4                                  |
|     | 2.2.1 MIPI D-PHY RX                                                                                                                                    | . 4                                  |
|     | 2.2.2 MIPI D-PHY TX                                                                                                                                    | . 5                                  |
|     |                                                                                                                                                        |                                      |
| 3 [ | MIPI D-PHY プリミティブ                                                                                                                                      | . 6                                  |
| 3 [ | <b>MIPI D-PHY</b> プリミティブ                                                                                                                               |                                      |
| 3 [ |                                                                                                                                                        | . 6                                  |
| 3 [ | 3.1 MIPI D-PHY                                                                                                                                         | . 6                                  |
| 3 [ | 3.1 MIPI D-PHY<br>3.1.1 ポートの説明                                                                                                                         | . 6<br>. 6<br>13                     |
| 3 [ | 3.1 MIPI D-PHY         3.1.1 ポートの説明         3.1.2 パラメータの説明                                                                                             | . 6<br>. 6<br>13<br>14               |
| 31  | 3.1 MIPI D-PHY         3.1.1 ポートの説明         3.1.2 パラメータの説明         3.1.3 プリミティブのインスタンス化                                                                | . 6<br>. 6<br>13<br>14<br>24         |
|     | 3.1 MIPI D-PHY         3.1.1 ポートの説明         3.1.2 パラメータの説明         3.1.3 プリミティブのインスタンス化         3.2 MIPI D-PHY RX                                      | 6<br>6<br>13<br>14<br>24             |
|     | 3.1 MIPI D-PHY         3.1.1 ポートの説明         3.1.2 パラメータの説明         3.1.3 プリミティブのインスタンス化         3.2 MIPI D-PHY RX         3.2.1 ポートの説明                 | 6<br>6<br>13<br>14<br>24<br>24       |
|     | 3.1 MIPI D-PHY         3.1.1 ポートの説明         3.1.2 パラメータの説明         3.1.3 プリミティブのインスタンス化         3.2 MIPI D-PHY RX         3.2.1 ポートの説明         P の呼び出し | 6<br>6<br>13<br>14<br>24<br>27       |
|     | 3.1 MIPI D-PHY 3.1.1 ポートの説明 3.1.2 パラメータの説明 3.1.3 プリミティブのインスタンス化 3.2 MIPI D-PHY RX 3.2.1 ポートの説明  P の呼び出し                                                | 6<br>6<br>13<br>14<br>24<br>27<br>27 |

| 什 | 録 A MIPI D-PHY のデータレート表 | 38 |
|---|-------------------------|----|
|   | 4.2.3 構成の説明             | 36 |
|   | 4.2.2 典型的なタイミング         | 35 |
|   | 4.2.1 ポートの説明            | 33 |
|   | 4.2 MIPI D-PHY RX IP    | 33 |

UG296-1.0J v

## 図一覧

| 図 2-1 MIPI D-PHY RX の構造        | 4  |
|--------------------------------|----|
| 図 2-2 MIPI D-PHY TX の構造        | 5  |
| 図 4-1 MIPI D-PHY TX の典型的なタイミング | 30 |
| 図 4-2 MIPI D-PHY の構成画面(TX)     | 31 |
| 図 4-3 MIPI D-PHY RX の典型的なタイミング | 35 |
| 図 4-4 MIPI D-PHY の構成画面(RX)     | 36 |

UG296-1.0J vi

## 表一覧

| 表 1-1 用語、略語                          | 2  |
|--------------------------------------|----|
| 表 <b>3-1 MIPI D-PHY</b> のポートの説明      |    |
| 表 3-2 MIPI D-PHY のパラメータの説明           |    |
|                                      |    |
| 表 3-3 MIPI D-PHY RX のポートの説明          |    |
| 表 4-1 MIPI D-PHY TX IP のトップレベルのポート   |    |
| 表 4-2 MIPI D-PHY RX IP のトップレベルのポート   | 33 |
| 表 A-1 MIPI D-PHY データレート(Arora ファミリー) | 39 |

UG296-1.0J vii

1本マニュアルについて 1.1マニュアル内容

# 1本マニュアルについて

## 1.1 マニュアル内容

本マニュアルは、ユーザーが Arora V の MIPI D-PHY を使いこなせるよう、その機能、ポート、呼び出しと構成などについて説明しています。

## 1.2 関連ドキュメント

**GOWIN** セミコンダクターのホームページ <u>www.gowinsemi.com/ja</u>から、以下の関連ドキュメントがダウンロード、参考できます:

- **GW5AT** シリーズ **FPGA** 製品データシート(**DS981**)
- GW5A シリーズ FPGA 製品データシート(DS1103)
- GW5AST シリーズ FPGA 製品データシート(DS1104)
- GW5AS-138 FPGA 製品データシート(DS1114)
- GW5AR シリーズ FPGA 製品データシート(DS1108)
- GW5A シリーズ FPGA 製品(オートモーティブ)データシート(DS1113)
- GW5AT シリーズ FPGA 製品(オートモーティブ)データシート (DS1111)

UG296-1.0J 1(39)

1本マニュアルについて 1.3 用語、略語

## 1.3 用語、略語

表 1-1 に、本マニュアルで使用される用語、略語、及びその意味を示します。

表 1-1 用語、略語

| 用語、略語 | 正式名称                                | 意味                        |
|-------|-------------------------------------|---------------------------|
| CSI   | Camera Serial Interface             | カメラ・シリアル・インタ<br>ーフェース     |
| DSI   | Display Serial Interface            | ディスプレイ・シリアル・<br>インターフェース  |
| HS    | High Speed                          | 高速                        |
| I/O   | Input/output                        | 入力/出力                     |
| LP    | Low Power                           | 低消費電力                     |
| MIPI  | Mobile Industry Processor Interface | モバイル産業用プロセッサ<br>ーインターフェース |

## 1.4 テクニカル・サポートとフィードバック

GOWIN セミコンダクターは、包括的な技術サポートをご提供しています。使用に関するご質問、ご意見については、直接弊社までお問い合わせください。

ホームページ: www.gowinsemi.com/ja

E-mail: support@gowinsemi.com

UG296-1.0J 2(39)

2 概要 2.1 特徴

## **2**概要

Arora V FPGA には、『MIPI Alliance Standard for D-PHY Specification』バージョン 2.1 をサポートするハードコア MIPI D-PHY RX および MIPI D-PHY TX<sup>[1]</sup>があります。このハードコア MIPI D-PHY は、DSI インターフェースおよび CSI-2 インターフェースに適しています。

#### 注記:

[1]現在、Gowin の 138K デバイスは MIPI D-PHY RX のみ、25K デバイスは MIPI D-PHY RX と MIPI D-PHY TX をサポートしています。

## 2.1 特徴

MIPI D-PHY の主な特徴は以下に示す通りです:

- 単方向の高速(HS、High-speed)モードをサポート。データレーンあたりの最大転送レートは 2.5Gbps。単一クアッドは最大 10Gbps の転送レート(4 データレーン)をサポート。単一チップは最大 20 Gbps の転送レート(8 データレーン)をサポート。
- 最大 2 クアッドの MIPI D-PHY をサポート。各クアッドは最大 4 つの データレーンおよび 1 つのクロックレーンを提供。
- 双方向の低消費電力(LP、Low-power)モードをサポート。転送レートは 10Mbps。
- 高速同期、Word Alignment と Lane Alignment をサポート。
- MIPI D-PHY RX が 1:8 モード及び 1:16 モードをサポート。
- MIPI D-PHY TX が 8:1 モード及び 16:1 モードをサポート。
- MIPI DSI および MIPI CSI-2 リンク層をサポート。
- 専用の MIPI Bank あり。
- **GW5AT-138** デバイスは **2** クアッドの **MIPI D-PHY RX** をサポート。
- **GW5A-25** デバイスは **1** クアッドの **MIPI D-PHY(RX/TX** に構成可能**)**を サポート。

UG296-1.0J 3(39)

2 概要 2.2 機能の説明

## 2.2 機能の説明

## 2.2.1 MIPI D-PHY RX

MIPI D-PHY RX には、HS/LP IO、1:8/1:16 Gearbox、および Aligner が含まれています(図 2-1)。

#### 図 2-1 MIPI D-PHY RX の構造



#### HS/LP I/O

ODT の動的切り替えがサポートされ、LP TX/RX と HS RX の動的切り替えがサポートされます。

#### 1:8/1:16 Gearbox

8 ビットまたは 16 ビットのモードがサポートされます。プリミティブでは HS\_8BIT\_MODE パラメータにより設定可能です。IP では Mode オプションにより設定可能です。

#### Aligner

Word align(ワードアライン)および Lane align(レーンアライン)がサポートされます。MIPI\_DPHY\_RX ポートの WALIGN\_BY および LALIGN\_EN により設定可能です。そのうち、Word align のキーは、ユーザー定義 (ALIGN\_BYTE)をサポートし、MIPI\_DPHY\_RX の ONE\_BYTE0\_MATCH ポートにより 2 バイトまたは 3 バイトモードとして設定することをサポートします。

#### 注記:

MIPI\_DPHY\_RX のポートの説明については、3 MIPI D-PHY プリミティブ > 3.1.1 ポートの説明、または 4.2 MIPI D-PHY RX IP > 4.2.1 ポートの説明を参照してください。

UG296-1.0J 4(39)

2 概要 2.2 機能の説明

## 2.2.2 MIPI D-PHY TX

MIPI D-PHY TX には、HS/LP IO、8:1/16:1 Gearbox が含まれています(図 2-1)。

#### 図 2-2 MIPI D-PHY TX の構造



## HS/LP I/O

LP TX/RX と HS TX の動的切り替えがサポートされます。

#### 8:1/16:1 Gearbox

8 ビットまたは 16 ビットのモードがサポートされます。 HS\_8BIT\_MODE パラメータにより設定可能です。

#### 注記:

MIPI\_DPHY\_TX のポートの説明については、3 MIPI D-PHY プリミティブ > ポートの説明を参照してください。

UG296-1.0J 5(39)

# $\mathbf{3}_{\text{MIPI D-PHY}}$ プリミティブ

## 3.1 MIPI D-PHY

## 3.1.1 ポートの説明

表 3-1 MIPI D-PHY のポートの説明

| ポート                    | I/O | 説明                                            |
|------------------------|-----|-----------------------------------------------|
| MIPI INTERFACE Signals |     |                                               |
| CK_N                   | 入出力 | CK Lane Complement Input                      |
| CK_P                   | 入出力 | CK Lane True Input                            |
| D<0~3>_N               | 入出力 | Data Lane <0~3> Complement Input              |
| D<0~3>_P               | 入出力 | Data Lane <0~3> True Input                    |
| RESET Signals          |     |                                               |
| RESET                  | 入力  | Reset signal: 1'b1: reset all;                |
| RX_DRST_N              | 入力  | RX digital reset, active low                  |
| TX_DRST_N              | 入力  | TX digital reset, active low                  |
|                        |     | HSRX Power On Control:                        |
| PWRON_RX               | 入力  | • 1'b1: HSRX on                               |
|                        |     | 1'b0: HSRX off to standby in low power state  |
|                        |     | HSTX Power On Control:                        |
| PWRON_TX               | 入力  | • 1'b1: HSTX on                               |
|                        |     | 1'b0: HSTX off to standby in low power state  |
| HSRX_STOP              | 入力  | HSRX Clock Stop Signal for synchronization    |
| WALIGN_DVLD            | 入力  | word aligner input data valid from the fabric |
| CLOCK Signals          |     |                                               |
| СКО                    | 入力  | HSTX: ck0                                     |

UG296-1.0J 6(39)

3 MIPI D-PHY プリミティブ

| ポート            | I/O | 説明                                         |
|----------------|-----|--------------------------------------------|
| CK90           | 入力  | HSTX: ck90                                 |
| CK180          | 入力  | HSTX: ck180                                |
| CK270          | 入力  | HSTX: ck270                                |
| RX_CLK_O       | 出力  | HSRX output 1X clock, max 93.75MHz@1.5Gbps |
| TX_CLK_O       | 出力  | HSTX output 1X clock, max 93.75MHz@1.5Gbps |
| RX_CLK_1X      | 入力  | 1X clock from fabric, max 93.75MHz@1.5Gbps |
| TX_CLK_1X      | 入力  | 1X clock from fabric, max 93.75MHz@1.5Gbps |
| HSRX Signals   |     |                                            |
|                |     | data lane0 HS data output to fabric        |
| D0LN_HSRXD     | 出力  | 1:8 Mode: Data Width=8                     |
|                |     | 1:16Mode: Data Width=16                    |
|                |     | data lane1 HS data output to fabric        |
| D1LN_HSRXD     | 出力  | 1:8 Mode: Data Width=8                     |
|                |     | 1:16Mode: Data Width=16                    |
|                |     | data lane2 HS data output to fabric        |
| D2LN_HSRXD     | 出力  | 1:8 Mode: Data Width=8                     |
|                |     | 1:16Mode: Data Width=16                    |
|                |     | data lane3 HS data output to fabric        |
| D3LN_HSRXD     | 出力  | 1:8 Mode: Data Width=8                     |
|                |     | 1:16Mode: Data Width=16                    |
| D0LN_HSRXD_VLD | 出力  | data lane0 HS data output valid to fabric  |
| D1LN_HSRXD_VLD | 出力  | data lane1 HS data output valid to fabric  |
| D2LN_HSRXD_VLD | 出力  | data lane2 HS data output valid to fabric  |
| D3LN_HSRXD_VLD | 出力  | data lane3 HS data output valid to fabric  |
| HSRX_EN_CK     | 入力  | CK Lane: 1'b1 HSRX enabled                 |
|                |     | Data Lane0:                                |
| HSRX_EN_D0     | 入力  | 1'b1: HSRX enabled                         |
|                |     | 1'b0: HSRX disabled                        |
|                |     | Data Lane1:                                |
| HSRX_EN_D1     | 入力  | 1'b1: HSRX enabled                         |
|                |     | 1'b0: HSRX disabled                        |
|                |     | Data Lane2:                                |
| HSRX_EN_D2     | 入力  | 1'b1: HSRX enabled                         |
|                |     | 1'b0: HSRX disabled                        |
| HSRX_EN_D3     | 入力  | Data Lane3:                                |

UG296-1.0J 7(39)

| ポート               | I/O | 説明                                                     |
|-------------------|-----|--------------------------------------------------------|
|                   |     | 1'b1: HSRX enabled                                     |
|                   |     | 1'b0: HSRX disabled                                    |
|                   |     | CK HSRX ODT enabled:                                   |
| HSRX_ODTEN_CK     | 入力  | 1'b1 ODT enabled                                       |
|                   |     | 1'b0 ODT disabled                                      |
|                   |     | Data Lane0 HSRX ODT enabled:                           |
| HSRX_ODTEN_D0     | 入力  | 1'b1 ODT enabled                                       |
|                   |     | 1'b0 ODT disabled                                      |
|                   |     | Data Lane1 HSRX ODT enabled:                           |
| HSRX_ODTEN_D1     | 入力  | 1'b1 ODT enabled                                       |
|                   |     | ● 1'b0 ODT disabled                                    |
|                   |     | Data Lane2 HSRX ODT enabled:                           |
| HSRX_ODTEN_D2     | 入力  | 1'b1 ODT enabled                                       |
|                   |     | 1'b0 ODT disabled                                      |
|                   |     | Data Lane3 HSRX ODT enabled:                           |
| HSRX_ODTEN_D3     | 入力  | 1'b1 ODT enabled                                       |
|                   |     | ● 1'b0 ODT disabled                                    |
|                   |     | Data Lane0 HSRX driver enabled:                        |
| D0LN_HSRX_DREN    | 入力  | 1'b1 driver enabled                                    |
|                   |     | 1'b0 driver disabled                                   |
|                   |     | Data Lane1 HSRX driver enabled :                       |
| D1LN_HSRX_DREN    | 入力  | 1'b1 driver enabled                                    |
|                   |     | 1'b0 driver disabled                                   |
|                   |     | Data Lane2 HSRX driver enabled :                       |
| D2LN_HSRX_DREN    | 入力  | 1'b1 driver enabled                                    |
|                   |     | 1'b0 driver disabled                                   |
|                   |     | Data Lane3 HSRX driver enabled                         |
| D3LN_HSRX_DREN    | 入力  | 1'b1 driver enabled                                    |
|                   |     | 1'b0 driver disabled                                   |
| HSRX DLYDIR LANE0 | 入力  | Data Lane0: Direction for HSRX Deskew Delay Control: 0 |
|                   |     | Count Up; 1 Count Down;                                |
| HSRX_DLYDIR_LANE1 | 入力  | Data Lane1: Direction for HSRX Deskew Delay Contr      |
|                   |     | Data Lane0: Direction for HSRX Deskew                  |
| HSRX_DLYDIR_LANE2 | 入力  | Data Lane2: Direction for HSRX Deskew Delay Control: 0 |
|                   |     | Count Up; 1 Count Down;                                |
| HSRX_DLYDIR_LANE3 | 入力  | Data Lane3: Direction for HSRX Deskew Delay Control: 0 |
|                   |     | Count Up; 1 Count Down;                                |

UG296-1.0J 8(39)

| ポート                | I/O | 説明                                                                         |  |
|--------------------|-----|----------------------------------------------------------------------------|--|
| HSRX_DLYDIR_LANECK | 入力  | CK Lane: Direction for HSRX Deskew Delay Control: 0 Count Up; 1 Count Down |  |
| HSRX_DLYLDN_LANE0  | 入力  | Data Lane0: Load HSRX Deskew Delay Control input from Fuse: 1'b0 load      |  |
| HSRX_DLYLDN_LANE1  | 入力  | Data Lane1: Load HSRX Deskew Delay Control input from Fuse: 1'b0 load      |  |
| HSRX_DLYLDN_LANE2  | 入力  | Data Lane2: Load HSRX Deskew Delay Control input from Fuse: 1'b0 load      |  |
| HSRX_DLYLDN_LANE3  | 入力  | Data Lane3: Load HSRX Deskew Delay Control input from Fuse: 1'b0 load      |  |
| HSRX_DLYLDN_LANECK | 入力  | CK Lane: Load HSRX Deskew Delay Control input from Fuse: 1'b0 load;        |  |
| HSRX_DLYMV_LANE0   | 入力  | Data Lane0: enable HSRX Deskew Delay Control to count: 1'b1 move           |  |
| HSRX_DLYMV_LANE0   | 入力  | Data Lane1: enable HSRX Deskew Delay Control to count: 1'b1 move           |  |
| HSRX_DLYMV_LANE0   | 入力  | Data Lane2: enable HSRX Deskew Delay Control to count: 1'b1 move           |  |
| HSRX_DLYMV_LANE0   | 入力  | Data Lane3: enable HSRX Deskew Delay Control to count: 1'b1 move           |  |
| HSRX_DLYMV_LANECK  | 入力  | CK Lane: enable HSRX Deskew Delay Control to count: 1'b1 move              |  |
| D0LN_DESKEW_DONE   | 出力  | D0ln_deskew_done                                                           |  |
| D1LN_DESKEW_DONE   | 出力  | D1ln_deskew_done                                                           |  |
| D2LN_DESKEW_DONE   | 出力  | D2ln_deskew_done                                                           |  |
| D3LN_DESKEW_DONE   | 出力  | D3ln_deskew_done                                                           |  |
| D0LN_DESKEW_ERROR  | 出力  | D0ln_deskew_error                                                          |  |
| D1LN_DESKEW_ERROR  | 出力  | D1ln_deskew_error                                                          |  |
| D2LN_DESKEW_ERROR  | 出力  | D2ln_deskew_error                                                          |  |
| D3LN_DESKEW_ERROR  | 出力  | D3ln_deskew_error                                                          |  |
| D0LN_DESKEW_REQ    | 入力  | D0lane deskew function request                                             |  |
| D1LN_DESKEW_REQ    | 入力  | D1lane deskew function request                                             |  |
| D2LN_DESKEW_REQ    | 入力  | D2lane deskew function request                                             |  |
| D3LN_DESKEW_REQ    | 入力  | D3lane deskew function request                                             |  |
| HSTX Signals       |     |                                                                            |  |
| CKLN_HSTXD         | 入力  | CK lane0 HS data input from fabric                                         |  |

UG296-1.0J 9(39)

| ポート         | I/O           | 説明                                   |
|-------------|---------------|--------------------------------------|
|             |               | 1:8 Mode: Data Width=8               |
|             |               | 1:16Mode: Data Width=16              |
|             | 入力            | data lane0 HS data input from fabric |
| D0LN_HSTXD  |               | 1:8 Mode: Data Width=8               |
|             |               | 1:16Mode: Data Width=16              |
|             | 入力            | data lane1 HS data input from fabric |
| D1LN_HSTXD  |               | 1:8 Mode: Data Width=8               |
|             |               | 1:16Mode: Data Width=16              |
|             | 入力            | data lane2 HS data input from fabric |
| D2LN_HSTXD  |               | 1:8 Mode: Data Width=8               |
|             |               | 1:16Mode: Data Width=16              |
|             | 入力            | data lane3 HS data input from fabric |
| D3LN_HSTXD  |               | 1:8 Mode: Data Width=8               |
|             |               | 1:16Mode: Data Width=16              |
| HSTXD_VLD   | 入力            | HS_TX Data Valid input from fabric   |
|             |               | CK Lane0:                            |
| HSTXEN_LNCK | 入力            | 1'b1: HSTX enabled                   |
|             |               | 1'b0: HSTX disabled                  |
|             |               | Data Lane0:                          |
| HSTXEN_LN0  | 入力            | 1'b1: HSTX enabled                   |
|             |               | 1'b0: HSTX disabled                  |
|             |               | Data Lane1:                          |
| HSTXEN_LN1  | 入力            | • 1'b1: HSTX enabled                 |
|             |               | 1'b0: HSTX disabled                  |
|             | <br>          | Data Lane2:                          |
| HSTXEN_LN2  | 入力            | • 1'b1: HSTX enabled                 |
|             |               | 1'b0: HSTX disabled                  |
| LIOTVEN LNO | <b>-1</b> -1- | Data Lane3:                          |
| HSTXEN_LN3  | 入力            | 1'b1: HSTX enabled                   |
| TVDDEN ING  | э. г.         | 1'b0: HSTX disabled                  |
| TXDPEN_LN0  | 入力            | txdpen_ln0,1'b1 enabled              |
| TXDPEN_LN1  | 入力            | txdpen_ln1,1'b1 enabled              |
| TXDPEN_LN2  | 入力            | txdpen_ln2,1'b1 enabled              |
| TXDPEN_LN3  | 入力            | txdpen_ln3,1'b1 enabled              |
| TXDPEN_LNCK | 入力            | txdpen_lnck,1'b1 enabled             |
| TXHCLK_EN   | 入力            | txhclk_en,1'b1 enabled               |

UG296-1.0J 10(39)

| ポート          | I/O | 説明                                                 |
|--------------|-----|----------------------------------------------------|
| LPRX Signals |     |                                                    |
| DI_LPRX0_N   | 出力  | Data Lane0 Complement Pad LPRX input               |
| DI_LPRX0_P   | 出力  | Data Lane0 True Pad LPRX input                     |
| DI_LPRX1_N   | 出力  | Data Lane1 Complement Pad LPRX input               |
| DI_LPRX1_P   | 出力  | Data Lane1 True Pad LPRX input                     |
| DI_LPRX2_N   | 出力  | Data Lane2 Complement Pad LPRX input               |
| DI_LPRX2_P   | 出力  | Data Lane2 True Pad LPRX input                     |
| DI_LPRX3_N   | 出力  | Data Lane3 Complement Pad LPRX input               |
| DI_LPRX3_P   | 出力  | Data Lane3 True Pad LPRX input                     |
| DI_LPRXCK_N  | 出力  | CK Lane Complement Pad LPRX input                  |
| DI_LPRXCK_P  | 出力  | CK Lane True Pad LPRX input                        |
| LPRX_EN_CK   | 入力  | CK Lane: 1'b1 LPRX enabled                         |
| LPRX_EN_D0   | 入力  | Data Lane0:  1'b1 LPRX enabled  1'b0 LPRX disabled |
| LPRX_EN_D1   | 入力  | Data Lane1:  1'b1 LPRX enabled  1'b0 LPRX disabled |
| LPRX_EN_D2   | 入力  | Data Lane2:  1'b1 LPRX enabled  1'b0 LPRX disabled |
| LPRX_EN_D3   | 入力  | Data Lane3:  1'b1 LPRX enabled  1'b0 LPRX disabled |
| LPTX Signals |     |                                                    |
| DO_LPTX0_N   | 入力  | Data Lane0 Complement Pad LPTX output              |
| DO_LPTX0_P   | 入力  | Data Lane0 True Pad LPTX output                    |
| DO_LPTX1_N   | 入力  | Data Lane1 Complement Pad LPTX output              |
| DO_LPTX1_P   | 入力  | Data Lane1 True Pad LPTX output                    |
| DO_LPTX2_N   | 入力  | Data Lane2 Complement Pad LPTX output              |
| DO_LPTX2_P   | 入力  | Data Lane2 True Pad LPTX output                    |
| DO_LPTX3_N   | 入力  | Data Lane3 Complement Pad LPTX output              |
| DO_LPTX3_P   | 入力  | Data Lane3 True Pad LPTX output                    |
| DO_LPTXCK_N  | 入力  | CK Lane Complement Pad LPTX output                 |

UG296-1.0J 11(39)

| ポート             | I/O | 説明                              |
|-----------------|-----|---------------------------------|
| DO_LPTXCK_P     | 入力  | CK Lane True Pad LPTX output    |
| LPTXEN_LNCK     | 入力  | CK Lane: 1'b1 LPTX enabled      |
| LPTXEN_LN0      | 入力  | Data Lane0: 1'b1 LPTX enabled   |
| LPTXEN_LN1      | 入力  | Data Lane1: 1'b1 LPTX enabled   |
| LPTXEN_LN2      | 入力  | Data Lane2: 1'b1 LPTX enabled   |
| LPTXEN_LN3      | 入力  | Data Lane3: 1'b1 LPTX enabled   |
| ALP Signals     |     |                                 |
| ALPEDO_LANE0    | 出力  | ALP Mode: Data Lane0 output     |
| ALPEDO_LANE1    | 出力  | ALP Mode: Data Lane1 output     |
| ALPEDO_LANE2    | 出力  | ALP Mode: Data Lane2 output     |
| ALPEDO_LANE3    | 出力  | ALP Mode: Data Lane3 output     |
| ALPEDO_LANECK   | 出力  | ALP Mode: CK Lane output        |
| ALP_EDEN_LANE0  | 入力  | ALP Mode: alp_eden_lane0        |
| ALP_EDEN_LANE1  | 入力  | ALP Mode: alp_eden_lane1        |
| ALP_EDEN_LANE2  | 入力  | ALP Mode: alp_eden_lane2        |
| ALP_EDEN_LANE3  | 入力  | ALP Mode: alp_eden_lane3        |
| ALP_EDEN_LANECK | 入力  | ALP Mode: alp_eden_laneck       |
| ALPEN_LN0       | 入力  | ALP Mode:1'b1, Lane0 enabled    |
| ALPEN_LN1       | 入力  | ALP Mode:1'b1, Lane1 enabled    |
| ALPEN_LN2       | 入力  | ALP Mode:1'b1, Lane2 enabled    |
| ALPEN_LN3       | 入力  | ALP Mode:1'b1, Lane3 enabled    |
| ALPEN_LNCK      | 入力  | ALP Mode: 1'b1, CK lane enabled |
| MRDATA [7:0]    | 出力  | mrdata                          |
| MA_INC          | 入力  | ma_inc                          |
| MCLK            | 入力  | mclk                            |
| MOPCODE         | 入力  | mopcode                         |
| MWDATA [7:0]    | 入力  | mwdata                          |

UG296-1.0J 12(39)

## 3.1.2 パラメータの説明

表 3-2 MIPI D-PHY のパラメータの説明

| パラメータ                          | デフォルト       | 説明                                                                                                                        |
|--------------------------------|-------------|---------------------------------------------------------------------------------------------------------------------------|
| RX_ALIGN_BYTE                  | 8'b10111000 | KEY for word aligner and lane aligner                                                                                     |
| RX_BYTE_LITTLE_ENDIAN          | 1'b1        | 1'b1: Littlendian                                                                                                         |
| RX_CLK_1X_SYNC_SEL             | 1'b0        | Select clock source for HS lane output data:  • 0: select fabric input clock rx_clk_1x  • 1: select output clock rx_clk_o |
| RX_HS_8BIT_MODE                | 1'b0        | 1'b1:8bit mode;<br>1'b0:16bit mode                                                                                        |
| RX_INVERT                      | 1'b0        | data polarity selection:1'b1 invert                                                                                       |
| RX_LANE_ALIGN_EN               | 1'b0        | 1'b1:lane aligner enable                                                                                                  |
| RX_ONE_BYTE0_MATCH             | 1'b0        | byte count match in word aligner                                                                                          |
| RX_RD_START_DEPTH              | 5'b00001    |                                                                                                                           |
| RX_SYNC_MODE                   | 1'b0        |                                                                                                                           |
| RX_WORD_ALIGN_BYPASS           | 1'b0        |                                                                                                                           |
| RX_WORD_ALIGN_DATA_VLD_SRC_SEL | 1'b0        |                                                                                                                           |
| RX_WORD_LITTLE_ENDIAN          | 1'b1        | 1'b1: little endian of dual<br>word( 8bit/word). Not used in 8bit<br>data output mode                                     |
| TX_BYPASS_MODE                 | 1'b0        |                                                                                                                           |
| TX_BYTECLK_SYNC_MODE           | 1'b0        |                                                                                                                           |
| TX_HS_8BIT_MODE                | 1'b0        | 1'b1:8bit mode;<br>1'b0:16bit mode                                                                                        |
| TX_OCLK_USE_CIBCLK             | 1'b0        |                                                                                                                           |
| TX_RD_START_DEPTH              | 5'b00001    |                                                                                                                           |
| TX_SYNC_MODE                   | 1'b0        |                                                                                                                           |
| TX_WORD_LITTLE_ENDIAN          | 1'b1        | 1'b1: little endian of dual<br>word( 8bit/word). Not used in 8bit<br>data output mode                                     |

UG296-1.0J 13(39)

## 3.1.3 プリミティブのインスタンス化

```
Verilog でのインスタンス化:
  MIPI DPHY mipi dhpy inst (
      .ALPEDO LANEO(alpedo lane0),
      .ALPEDO LANE1(alpedo lane1),
      .ALPEDO LANE2(alpedo lane2),
      .ALPEDO LANE3(alpedo lane3),
      .ALPEDO LANECK(alpedo laneck),
      .RX CLK O(rx clk o),
      .TX CLK O(tx clk o),
      .D0LN DESKEW DONE(d0In deskew done),
      .D1LN DESKEW DONE(d1In deskew done),
      .D2LN DESKEW DONE(d2In deskew done),
      .D3LN DESKEW DONE(d3In deskew done),
      .DOLN DESKEW ERROR(d0ln deskew error),
      .D1LN DESKEW ERROR(d1In deskew error),
      .D2LN DESKEW ERROR(d2ln deskew error),
      .D3LN DESKEW ERROR(d3ln deskew error),
      .D0LN HSRXD(d0ln hsrxd),
      .D1LN HSRXD(d1ln hsrxd),
      .D2LN HSRXD(d2ln hsrxd),
      .D3LN HSRXD(d3ln hsrxd),
      .DOLN HSRXD VLD(d0ln hsrxd vld),
      .D1LN HSRXD VLD(d1ln hsrxd vld),
      .D2LN HSRXD VLD(d2ln hsrxd vld),
      .D3LN HSRXD VLD(d3ln hsrxd vld),
      .DI LPRX0 N(di Iprx0 n),
      .DI LPRX0 P(di lprx0 p),
      .DI LPRX1 N(di lprx1 n),
      .DI LPRX1 P(di lprx1 p),
      .DI LPRX2 N(di lprx2 n),
      .DI LPRX2 P(di lprx2 p),
      .DI LPRX3 N(di lprx3 n),
      .DI LPRX3 P(di lprx3 p),
      .DI_LPRXCK_N(di_lprxck_n),
      .DI LPRXCK P(di lprxck p),
      .MRDATA(mrdata),
      .CK N(ck n),
      .CK P(ck p),
      .D0 N(d0_n),
      .D0 P(d0 p),
      .D1 N(d1 n),
      .D1 P(d1 p),
```

UG296-1.0J 14(39)

3 MIPI D-PHY プリミティブ

```
.D2 N(d2 n),
.D2 P(d2 p),
.D3 N(d3 n),
.D3 P(d3 p),
.ALP EDEN LANE0(alp eden lane0),
.ALP EDEN LANE1(alp eden lane1),
.ALP EDEN LANE2(alp eden lane2),
.ALP EDEN LANE3(alp eden lane3),
.ALP EDEN LANECK(alp eden laneck),
.ALPEN LN0(alpen ln0),
.ALPEN LN1(alpen ln1),
.ALPEN LN2(alpen In2),
.ALPEN LN3(alpen In3),
.ALPEN LNCK(alpen Inck),
.HSRX STOP(hsrx stop),
.HSTXEN LN0(hstxen ln0),
.HSTXEN LN1(hstxen ln1),
.HSTXEN LN2(hstxen ln2),
.HSTXEN LN3(hstxen ln3),
.HSTXEN_LNCK(hstxen_lnck),
.LPTXEN LN0(lptxen ln0),
.LPTXEN LN1(lptxen ln1),
.LPTXEN LN2(lptxen ln2),
.LPTXEN LN3(lptxen ln3),
.LPTXEN LNCK(lptxen lnck),
.PWRON RX(pwron rx),
.PWRON TX(pwron tx),
.RESET(reset),
.RX CLK 1X(rx clk 1x),
.TX CLK 1X(tx clk 1x),
.TXDPEN LN0(txdpen In0),
.TXDPEN LN1(txdpen ln1),
.TXDPEN LN2(txdpen ln2),
.TXDPEN LN3(txdpen ln3),
.TXDPEN LNCK(txdpen lnck),
.TXHCLK_EN(txhclk_en),
.CKLN HSTXD(ckln hstxd),
.D0LN HSTXD(d0ln hstxd),
.D1LN HSTXD(d1ln hstxd),
.D2LN HSTXD(d2ln hstxd),
.D3LN HSTXD(d3ln hstxd),
.HSTXD VLD(hstxd vld),
.CK0(ck0),
.CK90(ck90),
```

UG296-1.0J 15(39)

3 MIPI D-PHY プリミティブ

```
.CK180(ck180),
.CK270(ck270).
.DOLN DESKEW REQ(d0In deskew req),
.D1LN DESKEW REQ(d1In deskew req),
.D2LN DESKEW REQ(d2In deskew req),
.D3LN DESKEW REQ(d3ln deskew req),
.DOLN HSRX DREN(d0ln hsrx dren),
.D1LN HSRX DREN(d1ln hsrx dren),
.D2LN HSRX DREN(d2ln hsrx dren),
.D3LN HSRX DREN(d3ln hsrx dren),
.DO LPTX0 N(do lptx0 n),
.DO LPTX0 P(do lptx0 p),
.DO LPTX1 N(do lptx1 n),
.DO LPTX1 P(do_lptx1_p),
.DO_LPTX2_N(do_lptx2_n),
.DO LPTX2 P(do lptx2 p),
.DO LPTX3 N(do lptx3 n),
.DO LPTX3 P(do lptx3 p),
.DO LPTXCK N(do lptxck n),
.DO_LPTXCK_P(do_lptxck_p),
.HSRX DLYDIR LANE0(hsrx dlydir lane0),
.HSRX DLYDIR LANE1(hsrx dlydir lane1),
.HSRX DLYDIR LANE2(hsrx dlydir lane2),
.HSRX DLYDIR LANE3(hsrx dlydir lane3),
.HSRX DLYDIR LANECK(hsrx dlydir laneck),
.HSRX DLYLDN LANE0(hsrx dlyldn lane0),
.HSRX DLYLDN LANE1(hsrx dlyldn lane1),
.HSRX DLYLDN LANE2(hsrx dlyldn lane2),
.HSRX DLYLDN LANE3(hsrx dlyldn lane3).
.HSRX DLYLDN LANECK(hsrx dlyldn laneck).
.HSRX DLYMV LANE0(hsrx dlymv lane0),
.HSRX DLYMV LANE1(hsrx dlymv lane1),
.HSRX DLYMV LANE2(hsrx dlymv lane2),
.HSRX DLYMV LANE3(hsrx dlymv lane3),
.HSRX DLYMV LANECK(hsrx dlymv laneck),
.HSRX_EN_CK(hsrx_en_ck),
.HSRX EN D0(hsrx en d0),
.HSRX EN D1(hsrx en d1),
.HSRX EN D2(hsrx en d2),
.HSRX EN D3(hsrx en d3),
.HSRX_ODTEN_CK(hsrx_odten_ck),
.HSRX ODTEN D0(hsrx odten d0),
.HSRX ODTEN D1(hsrx odten d1),
.HSRX ODTEN D2(hsrx odten d2),
```

3.1 MIPI D-PHY

UG296-1.0J 16(39)

```
.HSRX ODTEN D3(hsrx odten d3),
    .LPRX EN CK(lprx en ck),
    .LPRX EN D0(lprx en d0),
    .LPRX EN D1(lprx en d1),
    .LPRX EN D2(lprx en d2),
    .LPRX EN D3(lprx en d3),
    .MA INC(ma inc),
    .MCLK(mclk),
    .MOPCODE(mopcode),
    .MWDATA(mwdata),
    .RX DRST N(rx drst n),
    .TX DRST N(tx drst n),
    .WALIGN DVLD(walign dvld)
);
defparam mipi dhpy inst.TX PLLCLK = "NONE";
defparam mipi dhpy inst.CKLN DELAY EN = 1'b0;
defparam mipi dhpy inst.CKLN DELAY OVR VAL = 7'b0000000;
defparam mipi dhpy inst.D0LN DELAY EN = 1'b0;
defparam mipi_dhpy_inst.D0LN_DELAY_OVR_VAL = 7'b00000000;
defparam mipi dhpy inst.D0LN DESKEW BYPASS = 1'b0;
defparam mipi dhpy inst.D1LN DELAY EN = 1'b0;
defparam mipi dhpy inst.D1LN DELAY OVR VAL = 7'b0000000;
defparam mipi dhpy inst.D1LN DESKEW BYPASS = 1'b0;
defparam mipi dhpy inst.D2LN DELAY EN = 1'b0;
defparam mipi dhpy inst.D2LN DELAY OVR VAL = 7'b0000000;
defparam mipi dhpy inst.D2LN DESKEW BYPASS = 1'b0;
defparam mipi dhpy inst.D3LN DELAY EN = 1'b0;
defparam mipi dhpy inst.D3LN DELAY OVR VAL = 7'b0000000;
defparam mipi dhpy inst.D3LN DESKEW BYPASS = 1'b0;
defparam mipi dhpy inst.DESKEW EN LOW DELAY = 1'b0;
defparam mipi dhpy inst.DESKEW EN ONE EDGE = 1'b0;
defparam mipi_dhpy_inst.DESKEW_FAST_LOOP_TIME = 4'b0000;
defparam mipi dhpy inst.DESKEW FAST MODE = 1'b0;
defparam mipi dhpy inst.DESKEW HALF OPENING = 6'b000000;
defparam mipi_dhpy_inst.DESKEW_LSB_MODE = 2'b00;
defparam mipi dhpy inst.DESKEW M = 3'b000;
defparam mipi dhpy inst.DESKEW M TH = 13'b0000000000000;
defparam mipi dhpy inst.DESKEW MAX SETTING = 7'b0000000;
defparam mipi dhpy inst.DESKEW ONE CLK EDGE EN = 1'b0;
defparam mipi dhpy inst.DESKEW RST BYPASS = 1'b0;
defparam mipi dhpy inst.RX ALIGN BYTE = 8'b10111000;
defparam mipi dhpy inst.RX BYTE LITTLE ENDIAN = 1'b1;
defparam mipi dhpy inst.RX CLK 1X SYNC SEL = 1'b0;
```

UG296-1.0J 17(39)

```
defparam mipi dhpy inst.RX HS 8BIT MODE = 1'b0;
   defparam mipi dhpy inst.RX INVERT = 1'b0;
   defparam mipi dhpy inst.RX LANE ALIGN EN = 1'b0;
   defparam mipi dhpy inst.RX ONE BYTE0 MATCH = 1'b0;
   defparam mipi dhpy inst.RX RD START DEPTH = 5'b00001;
   defparam mipi dhpy inst.RX SYNC MODE = 1'b0;
   defparam mipi dhpy inst.RX WORD ALIGN BYPASS = 1'b0;
   defparam mipi dhpy inst.RX WORD ALIGN DATA VLD SRC SEL
= 1'b0:
   defparam mipi dhpy inst.RX WORD LITTLE ENDIAN = 1'b1;
   defparam mipi_dhpy_inst.TX_BYPASS MODE = 1'b0;
   defparam mipi dhpy inst.TX BYTECLK SYNC MODE = 1'b0;
   defparam mipi dhpy inst.TX HS 8BIT MODE = 1'b0;
   defparam mipi dhpy inst.TX OCLK USE CIBCLK = 1'b0;
   defparam mipi dhpy inst.TX RD START DEPTH = 5'b00001;
   defparam mipi dhpy inst.TX SYNC MODE = 1'b0;
   defparam mipi dhpy inst.TX WORD LITTLE ENDIAN = 1'b1;
   defparam mipi dhpy inst.EQ CS LANE0 = 3'b100;
   defparam mipi dhpy inst.EQ CS LANE1 = 3'b100;
   defparam mipi_dhpy_inst.EQ_CS_LANE2 = 3'b100;
   defparam mipi_dhpy inst.EQ CS LANE3 = 3'b100;
   defparam mipi dhpy inst.EQ CS LANECK = 3'b100;
   defparam mipi dhpy inst.EQ RS LANE0 = 3'b100;
   defparam mipi_dhpy_inst.EQ_RS LANE1 = 3'b100;
   defparam mipi dhpy inst.EQ RS LANE2 = 3'b100;
   defparam mipi dhpy inst.EQ RS LANE3 = 3'b100;
   defparam mipi dhpy inst.EQ RS LANECK = 3'b100;
   defparam mipi dhpy inst. HSCLK LANE LN0 = 1'b1;
   defparam mipi_dhpy_inst.HSCLK LANE LN1 = 1'b1;
   defparam mipi dhpy inst. HSCLK LANE LN2 = 1'b1;
   defparam mipi dhpy inst. HSCLK LANE LN3 = 1'b1;
   defparam mipi dhpy inst. HSCLK LANE LNCK = 1'b0;
   defparam mipi_dhpy_inst.HSREG EN LN0 = 1'b0;
   defparam mipi dhpy inst. HSREG EN LN1 = 1'b0;
   defparam mipi dhpy inst. HSREG EN LN2 = 1'b0;
   defparam mipi dhpy inst. HSREG EN LN3 = 1'b0;
   defparam mipi dhpy inst. HSREG EN LNCK = 1'b0;
   defparam mipi dhpy inst.LANE DIV SEL = 2'b00;
   defparam mipi dhpy inst.ALP ED EN LANE0 = 1'b1;
   defparam mipi dhpy inst.ALP ED EN LANE1 = 1'b1;
   defparam mipi_dhpy_inst.ALP_ED_EN_LANE2 = 1'b1;
   defparam mipi dhpy inst.ALP ED EN LANE3 = 1'b1;
   defparam mipi_dhpy_inst.ALP_ED_EN_LANECK = 1'b1;
   defparam mipi dhpy inst.ALP ED TST LANE0 = 1'b0;
```

UG296-1.0J 18(39)

```
defparam mipi dhpy inst.ALP ED TST LANE1 = 1'b0;
defparam mipi_dhpy_inst.ALP_ED_TST_LANE2 = 1'b0;
defparam mipi_dhpy_inst.ALP_ED_TST_LANE3 = 1'b0;
defparam mipi dhpy inst.ALP ED TST LANECK = 1'b0;
defparam mipi dhpy inst.ALP EN LN0 = 1'b0;
defparam mipi dhpy inst.ALP EN LN1 = 1'b0;
defparam mipi dhpy_inst.ALP_EN_LN2 = 1'b0;
defparam mipi dhpy inst.ALP EN LN3 = 1'b0;
defparam mipi dhpy inst.ALP EN LNCK = 1'b0;
defparam mipi dhpy inst.ALP HYS EN LANE0 = 1'b1;
defparam mipi dhpy inst.ALP HYS EN LANE1 = 1'b1;
defparam mipi dhpy inst.ALP HYS EN LANE2 = 1'b1;
defparam mipi dhpy inst.ALP HYS EN LANE3 = 1'b1;
defparam mipi dhpy inst.ALP HYS EN LANECK = 1'b1;
defparam mipi dhpy inst.ALP TH LANE0 = 4'b1000;
defparam mipi_dhpy_inst.ALP_TH_LANE1 = 4'b1000;
defparam mipi dhpy inst.ALP TH LANE2 = 4'b1000;
defparam mipi dhpy inst.ALP TH LANE3 = 4'b1000;
defparam mipi dhpy inst.ALP TH LANECK = 4'b1000;
defparam mipi_dhpy_inst.ANA_BYTECLK_PH = 2'b00;
defparam mipi dhpy inst.BIT REVERSE LN0 = 1'b0;
defparam mipi dhpy inst.BIT REVERSE LN1 = 1'b0;
defparam mipi dhpy inst.BIT REVERSE LN2 = 1'b0;
defparam mipi dhpy inst.BIT REVERSE LN3 = 1'b0;
defparam mipi dhpy inst.BIT REVERSE LNCK = 1'b0;
defparam mipi dhpy inst.BYPASS TXHCLKEN = 1'b1;
defparam mipi dhpy inst.BYPASS TXHCLKEN SYNC = 1'b0;
defparam mipi dhpy inst.BYTE CLK POLAR = 1'b0;
defparam mipi dhpy inst.BYTE REVERSE LN0 = 1'b0;
defparam mipi dhpy inst.BYTE REVERSE LN1 = 1'b0;
defparam mipi dhpy inst.BYTE REVERSE LN2 = 1'b0;
defparam mipi dhpy inst.BYTE REVERSE LN3 = 1'b0;
defparam mipi dhpy inst.BYTE REVERSE LNCK = 1'b0;
defparam mipi dhpy inst.EN CLKB1X = 1'b1;
defparam mipi dhpy inst.EQ PBIAS LANE0 = 4'b1000;
defparam mipi_dhpy_inst.EQ_PBIAS_LANE1 = 4'b1000;
defparam mipi dhpy inst.EQ PBIAS LANE2 = 4'b1000;
defparam mipi dhpy inst.EQ PBIAS LANE3 = 4'b1000;
defparam mipi dhpy inst.EQ PBIAS LANECK = 4'b1000;
defparam mipi dhpy inst.EQ ZLD LANE0 = 4'b1000;
defparam mipi_dhpy_inst.EQ_ZLD_LANE1 = 4'b1000;
defparam mipi dhpy inst.EQ ZLD LANE2 = 4'b1000;
defparam mipi dhpy inst.EQ ZLD LANE3 = 4'b1000;
defparam mipi dhpy inst.EQ ZLD LANECK = 4'b1000;
```

UG296-1.0J 19(39)

```
defparam mipi dhpy inst.HIGH BW LANE0 = 1'b1;
defparam mipi_dhpy_inst.HIGH_BW LANE1 = 1'b1;
defparam mipi dhpy inst.HIGH BW LANE2 = 1'b1;
defparam mipi dhpy inst.HIGH BW LANE3 = 1'b1;
defparam mipi dhpy inst.HIGH BW LANECK = 1'b1;
defparam mipi dhpy inst. HSREG VREF CTL = 3'b100;
defparam mipi dhpy inst. HSREG VREF EN = 1'b0;
defparam mipi dhpy inst. HSRX DLY CTL CK = 7'b0000000;
defparam mipi dhpy inst. HSRX DLY CTL LANE0 = 7'b0000000;
defparam mipi dhpy inst. HSRX DLY CTL LANE1 = 7'b0000000;
defparam mipi_dhpy_inst.HSRX_DLY_CTL_LANE2 = 7'b0000000;
defparam mipi dhpy inst. HSRX DLY CTL LANE3 = 7'b0000000;
defparam mipi dhpy inst. HSRX DLY SEL LANE0 = 1'b0;
defparam mipi dhpy inst. HSRX DLY SEL LANE1 = 1'b0;
defparam mipi dhpy inst. HSRX DLY SEL LANE2 = 1'b0;
defparam mipi dhpy inst. HSRX DLY SEL LANE3 = 1'b0;
defparam mipi dhpy inst. HSRX DLY SEL LANECK = 1'b0;
defparam mipi dhpy inst. HSRX DUTY LANE0 = 4'b1000;
defparam mipi dhpy inst. HSRX DUTY LANE1 = 4'b1000;
defparam mipi_dhpy_inst.HSRX_DUTY_LANE2 = 4'b1000;
defparam mipi_dhpy_inst.HSRX DUTY LANE3 = 4'b1000;
defparam mipi dhpy inst. HSRX DUTY LANECK = 4'b1000;
defparam mipi dhpy inst. HSRX EN = 1'b1;
defparam mipi dhpy inst. HSRX EQ EN LANE0 = 1'b1;
defparam mipi dhpy inst. HSRX EQ EN LANE1 = 1'b1;
defparam mipi dhpy inst. HSRX EQ EN LANE2 = 1'b1;
defparam mipi dhpy inst. HSRX EQ EN LANE3 = 1'b1;
defparam mipi dhpy inst. HSRX EQ EN LANECK = 1'b1;
defparam mipi dhpy inst.HSRX IBIAS = 4'b0011;
defparam mipi dhpy inst. HSRX IBIAS TEST EN = 1'b0;
defparam mipi dhpy inst. HSRX IMARG EN = 1'b1;
defparam mipi dhpy inst. HSRX LANESEL = 4'b1111;
defparam mipi dhpy inst. HSRX LANESEL CK = 1'b1;
defparam mipi dhpy inst.HSRX ODT EN = 1'b1;
defparam mipi dhpy inst. HSRX ODT TST = 4'b0000;
defparam mipi_dhpy_inst.HSRX_ODT_TST_CK = 1'b0;
defparam mipi dhpy inst. HSRX SEL = 4'b0000;
defparam mipi dhpy inst. HSRX STOP EN = 1'b0;
defparam mipi dhpy inst. HSRX TST = 4'b0000;
defparam mipi dhpy inst. HSRX TST CK = 1'b0;
defparam mipi_dhpy_inst.HSRX_WAIT4EDGE = 1'b1;
defparam mipi dhpy inst. HSTX EN LN0 = 1'b0;
defparam mipi dhpy inst.HSTX EN LN1 = 1'b0;
defparam mipi dhpy inst. HSTX EN LN2 = 1'b0;
```

UG296-1.0J 20(39)

```
defparam mipi dhpy inst. HSTX EN LN3 = 1'b0;
defparam mipi dhpy inst. HSTX EN LNCK = 1'b0;
defparam mipi dhpy inst.HYST NCTL = 2'b01;
defparam mipi dhpy inst.HYST PCTL = 2'b01;
defparam mipi dhpy inst.IBIAS TEST EN = 1'b0;
defparam mipi dhpy inst.LB CH SEL = 1'b0;
defparam mipi dhpy inst.LB EN LN0 = 1'b0;
defparam mipi dhpy inst.LB EN LN1 = 1'b0;
defparam mipi dhpy inst.LB EN LN2 = 1'b0;
defparam mipi dhpy inst.LB EN LN3 = 1'b0;
defparam mipi dhpy inst.LB EN LNCK = 1'b0;
defparam mipi dhpy inst.LB POLAR LN0 = 1'b0;
defparam mipi dhpy inst.LB POLAR LN1 = 1'b0;
defparam mipi dhpy inst.LB POLAR LN2 = 1'b0;
defparam mipi dhpy inst.LB POLAR LN3 = 1'b0;
defparam mipi dhpy inst.LB POLAR LNCK = 1'b0;
defparam mipi dhpy inst.LOW LPRX VTH = 1'b0;
defparam mipi dhpy inst.LPBK DATA2TO1 = 4'b0000;
defparam mipi dhpy inst.LPBK DATA2TO1 CK = 1'b0;
defparam mipi_dhpy_inst.LPBK_EN = 1'b0;
defparam mipi dhpy inst.LPBK SEL = 4'b0000;
defparam mipi dhpy inst.LPBKTST EN = 4'b0000;
defparam mipi dhpy inst.LPBKTST EN CK = 1'b0;
defparam mipi dhpy inst.LPRX EN = 1'b1;
defparam mipi dhpy inst.LPRX TST = 4'b0000;
defparam mipi dhpy inst.LPRX TST CK = 1'b0;
defparam mipi dhpy inst.LPTX DAT POLAR LN0 = 1'b0;
defparam mipi dhpy inst.LPTX DAT POLAR LN1 = 1'b0;
defparam mipi dhpy inst.LPTX DAT POLAR LN2 = 1'b0;
defparam mipi_dhpy_inst.LPTX DAT POLAR LN3 = 1'b0;
defparam mipi dhpy inst.LPTX DAT POLAR LNCK = 1'b0;
defparam mipi dhpy inst.LPTX EN LN0 = 1'b1;
defparam mipi dhpy inst.LPTX EN LN1 = 1'b1;
defparam mipi dhpy inst.LPTX EN LN2 = 1'b1;
defparam mipi dhpy inst.LPTX EN LN3 = 1'b1;
defparam mipi_dhpy_inst.LPTX_EN_LNCK = 1'b1;
defparam mipi dhpy inst.LPTX NIMP LN0 = 3'b100;
defparam mipi dhpy inst.LPTX NIMP LN1 = 3'b100;
defparam mipi dhpy inst.LPTX NIMP LN2 = 3'b100;
defparam mipi dhpy inst.LPTX NIMP LN3 = 3'b100;
defparam mipi_dhpy_inst.LPTX_NIMP_LNCK = 3'b100;
defparam mipi dhpy inst.LPTX PIMP LN0 = 3'b100;
defparam mipi dhpy inst.LPTX PIMP LN1 = 3'b100;
defparam mipi dhpy inst.LPTX PIMP LN2 = 3'b100;
```

UG296-1.0J 21(39)

```
defparam mipi dhpy inst.LPTX PIMP LN3 = 3'b100;
defparam mipi dhpy inst.LPTX PIMP LNCK = 3'b100;
defparam mipi dhpy inst.MIPI PMA DIS N = 1'b1;
defparam mipi dhpy inst.PGA BIAS LANE0 = 4'b1000;
defparam mipi dhpy inst.PGA BIAS LANE1 = 4'b1000;
defparam mipi dhpy inst.PGA BIAS LANE2 = 4'b1000;
defparam mipi dhpy inst.PGA BIAS LANE3 = 4'b1000;
defparam mipi dhpy inst.PGA BIAS LANECK = 4'b1000;
defparam mipi dhpy inst.PGA GAIN LANE0 = 4'b1000;
defparam mipi dhpy inst.PGA GAIN LANE1 = 4'b1000;
defparam mipi dhpy inst.PGA GAIN LANE2 = 4'b1000;
defparam mipi dhpy inst.PGA GAIN LANE3 = 4'b1000;
defparam mipi dhpy inst.PGA GAIN LANECK = 4'b1000;
defparam mipi dhpy inst.RX ODT TRIM LANE0 = 4'b1000;
defparam mipi dhpy inst.RX ODT TRIM LANE1 = 4'b1000;
defparam mipi_dhpy_inst.RX_ODT_TRIM_LANE2 = 4'b1000;
defparam mipi dhpy inst.RX ODT TRIM LANE3 = 4'b1000;
defparam mipi dhpy inst.RX ODT TRIM LANECK = 4'b1000;
defparam mipi dhpy inst.SLEWN CTL LN0 = 4'b1111;
defparam mipi_dhpy_inst.SLEWN_CTL_LN1 = 4'b1111;
defparam mipi dhpy inst.SLEWN CTL LN2 = 4'b1111;
defparam mipi dhpy inst.SLEWN CTL LN3 = 4'b1111;
defparam mipi dhpy inst.SLEWN CTL LNCK = 4'b1111;
defparam mipi_dhpy_inst.SLEWP CTL LN0 = 4'b1111:
defparam mipi_dhpy_inst.SLEWP_CTL_LN1 = 4'b1111;
defparam mipi dhpy inst.SLEWP CTL LN2 = 4'b1111;
defparam mipi dhpy inst.SLEWP CTL LN3 = 4'b1111;
defparam mipi dhpy inst.SLEWP CTL LNCK = 4'b1111;
defparam mipi dhpy inst.STP UNIT = 2'b11;
defparam mipi dhpy inst.TERMN CTL LN0 = 4'b1000;
defparam mipi dhpy inst.TERMN CTL LN1 = 4'b1000;
defparam mipi dhpy inst.TERMN CTL LN2 = 4'b1000;
defparam mipi dhpy inst.TERMN CTL LN3 = 4'b1000;
defparam mipi_dhpy_inst.TERMN_CTL LNCK = 4'b1000;
defparam mipi dhpy inst.TERMP CTL LN0 = 4'b1000;
defparam mipi_dhpy_inst.TERMP_CTL_LN1 = 4'b1000;
defparam mipi dhpy inst.TERMP CTL LN2 = 4'b1000;
defparam mipi dhpy inst.TERMP CTL LN3 = 4'b1000;
defparam mipi dhpy inst.TERMP CTL LNCK = 4'b1000;
defparam mipi dhpy inst.TEST EN LN0 = 1'b0;
defparam mipi_dhpy_inst.TEST_EN_LN1 = 1'b0;
defparam mipi dhpy inst.TEST EN LN2 = 1'b0;
defparam mipi dhpy inst.TEST EN LN3 = 1'b0;
defparam mipi dhpy inst.TEST EN LNCK = 1'b0;
```

UG296-1.0J 22(39)

```
defparam mipi_dhpy_inst.TEST_N_IMP_LN0 = 1'b0; defparam mipi_dhpy_inst.TEST_N_IMP_LN1 = 1'b0; defparam mipi_dhpy_inst.TEST_N_IMP_LN2 = 1'b0; defparam mipi_dhpy_inst.TEST_N_IMP_LN3 = 1'b0; defparam mipi_dhpy_inst.TEST_N_IMP_LNCK = 1'b0; defparam mipi_dhpy_inst.TEST_P_IMP_LN0 = 1'b0; defparam mipi_dhpy_inst.TEST_P_IMP_LN1 = 1'b0; defparam mipi_dhpy_inst.TEST_P_IMP_LN2 = 1'b0; defparam mipi_dhpy_inst.TEST_P_IMP_LN3 = 1'b0; defparam mipi_dhpy_inst.TEST_P_IMP_LN3 = 1'b0; defparam mipi_dhpy_inst.TXDP_EN_LN0 = 1'b1; defparam mipi_dhpy_inst.TXDP_EN_LN1 = 1'b1; defparam mipi_dhpy_inst.TXDP_EN_LN2 = 1'b1; defparam mipi_dhpy_inst.TXDP_EN_LN3 = 1'b1; defparam mipi_dhpy_inst.TXDP_EN_LN3 = 1'b1;
```

UG296-1.0J 23(39)

## 3.2 MIPI D-PHY RX

## 3.2.1 ポートの説明

表 3-3 MIPI D-PHY RX のポートの説明

| ポート                     | I/O | 説明                                                     |  |  |  |
|-------------------------|-----|--------------------------------------------------------|--|--|--|
| MIPI INTERFACE Signals  |     |                                                        |  |  |  |
| CK_N                    | 入出力 | CK Lane Complement Input                               |  |  |  |
| CK_P                    | 入出力 | CK Lane True Input                                     |  |  |  |
| DX<0~3>_N               | 入出力 | Data Lane <0~3> Complement Input                       |  |  |  |
| DX<0~3>_P               | 入出力 | Data Lane <0~3> True Input                             |  |  |  |
| RESET and CLOCK Signals |     |                                                        |  |  |  |
| RESET                   | 入力  | Reset signal: 1'b1: reset all;                         |  |  |  |
| PWRON                   | 入力  | Power-On Control:                                      |  |  |  |
|                         |     | 1'b1 - HSRX on                                         |  |  |  |
|                         |     | 1'b0 - HSRX off to standby in low power state          |  |  |  |
| HSRX_STOP               | 入力  | HSRX Clock Stop Signal for synchronization             |  |  |  |
| DRST_N                  | 入力  | Digital reset, active low                              |  |  |  |
| RX_CLK_1X               | 入力  | 1X clock from fabric, max 93.75MHz@1.5Gbps             |  |  |  |
| RX_CLK_O                | 出力  | HSRX Clock output                                      |  |  |  |
| CONFIG Signals          |     |                                                        |  |  |  |
| RX_INVERT               | 入力  | data polarity selection                                |  |  |  |
| HS_8BIT_MODE            | 入力  | Selection of data width to Fabric                      |  |  |  |
| BYTE_LENDIAN            | 入力  | bit data Little/Big-endian of 8bit                     |  |  |  |
| WORD_LENDIAN            | 入力  | data little/big endian of dual bytes. Not used in 8bit |  |  |  |
|                         |     | data output mode                                       |  |  |  |
| FIFO_RD_STD[2:0]        | 入力  | FIFO read threshold. Can only be 1 in 8bit mode.       |  |  |  |
| WALIGN_BY               | 入力  | word aligner bypass                                    |  |  |  |
| ONE_BYTE0_MATCH         | 入力  | byte count match in word aligner                       |  |  |  |
| LALIGN_EN               | 入力  | lane aligner enable                                    |  |  |  |
| WALIGN_DVLD             | 入力  | word aligner input data valid from the fabric          |  |  |  |
| HSRX Signals            |     |                                                        |  |  |  |
| D<0~3>LN_HSRXD[7/15:0]  | 出力  | Data Lane <0~3> HS data output to fabric               |  |  |  |
|                         |     | 1:8 Mode: Data Width=8                                 |  |  |  |
|                         |     | 1:16Mode: Data Width=16                                |  |  |  |

UG296-1.0J 24(39)

3 MIPI D-PHY プリミティブ

| ポート                      | I/O | 説明                                                                                              |
|--------------------------|-----|-------------------------------------------------------------------------------------------------|
| D<0~3>LN_HSRXD_VLD       | 出力  | Data Lane <0~3> HS data output valid to fabric                                                  |
| HSRX_EN_CK               | 入力  | CK Lane HSRX enabled                                                                            |
| D<0~3>LN_HSRX_DREN       | 入力  | Data Lane <0~3> HSRX driver enabled                                                             |
| HSRX_ODTEN_CK            | 入力  | CK Lane HSRX ODT enabled                                                                        |
| HSRX_ODTEN_D<0~3>        | 入力  | Data Lane <0~3> HSRX ODT enabled                                                                |
| LPRX Signals             |     |                                                                                                 |
| LPRX_EN_D<0~3>           | 入力  | Data Lane <0~3> LPRX enabled                                                                    |
| DI_LPRX<0~3>_N           | 出力  | Data Lane <0~3> Complement Pad LPRX input                                                       |
| DI_LPRX<0~3>_P           | 出力  | Data Lane <0~3> True Pad LPRX input                                                             |
| LPRX_EN_CK               | 入力  | CK Lane LPRX enabled                                                                            |
| DI_LPRXCK_N              | 出力  | CK Lane Complement Pad LPRX input                                                               |
| DI_LPRXCK_P              | 出力  | CK Lane True Pad LPRX input                                                                     |
| LPTX Signals             |     |                                                                                                 |
| LPTX_EN_D<0~3>           | 入力  | Data Lane <0~3> LPTX enabled                                                                    |
| DO_LPTX<0~3>_N           | 入力  | Data Lane <0~3> Complement Pad LPTX output                                                      |
| DO_LPTX<0~3>_P           | 入力  | Data Lane <0~3> True Pad LPTX output                                                            |
| LPRX_EN_CK               | 入力  | CK Lane LPTX enabled                                                                            |
| DO_LPTXCK_N              | 入力  | CK Lane Complement Pad LPTX output                                                              |
| DO_LPTXCK_P              | 入力  | CK Lane True Pad LPTX output                                                                    |
| DE-SKEW Signals          |     |                                                                                                 |
| DESKEW_BY                | 入力  |                                                                                                 |
| DESKEW_EN_OEDGE          | 入力  |                                                                                                 |
| DESKEW_LSB_MODE[2:0]     | 入力  |                                                                                                 |
| DESKEW_M[2:0]            | 入力  | counter threshold for confirming edge                                                           |
| DESKEW_MSET[6:0]         | 入力  |                                                                                                 |
| DESKEW_MTH[12:0]         | 入力  | counter threshold for searching one edge                                                        |
| DESKEW_LNSEL[2:0]        | 入力  | selection of lane to config delay overwrite value and make lane in de-skew delay overwrite mode |
| DESKEW_HALF_OPENING[5:0] | 入力  |                                                                                                 |
| DESKEW_OCLKEDG_EN        | 入力  | select one clock edge (pos-edge/neg-edge) to calculate the de-skew delay                        |
| DESKEW_OWVAL[6:0]        | 入力  |                                                                                                 |
| DESKEW_REQ               | 入力  | De-skew function request to all data lanes                                                      |
| DESKEW_ERROR             | 出力  | 4 data lane de-skew result error report                                                         |

UG296-1.0J 25(39)

| ポート                   | I/O | 説明                                                                                                                        |
|-----------------------|-----|---------------------------------------------------------------------------------------------------------------------------|
| D<0~3>LN_DESKEW_DONE  | 出力  | Lane <0~3> de-skew done                                                                                                   |
| HSRX_DLYDIR_LANE<0~3> | 入力  | Data Lane <0~3> Direction for HSRX De-skew Delay Control: 0 Count Up; 1 Count Down                                        |
| HSRX_DLYDIR_CK        | 入力  | CK Lane Direction for HSRX De-skew Delay Control: 0 Count Up; 1 Count Down                                                |
| HSRX_DLYLDN_LANE<0~3> | 入力  | Data Lane <0~3>: Load HSRX De-skew Delay Control input from Fuse: 1'b0 load                                               |
| HSRX_DLYLDN_CK        | 入力  | CK Lane: Load HSRX De-skew Delay Control input from Fuse: 1'b0 load                                                       |
| HSRX_DLYMV_LANE<0~3>  | 入力  | Data Lane <0~3>: enable HSRX De-skew Delay Control to count: 1'b1 move                                                    |
| HSRX_DLYMV_CK         | 入力  | CK Lane: enable HSRX De-skew Delay Control to count: 1'b1 move                                                            |
| EQCS_LANE[2:0]        | 入力  | Data Lane <0~3>: Equalizer Source degeneration capacitor setting, 3b'000 smallest Cap; 3b'111 biggest Cap, default 3'b100 |
| EQCS_CK[2:0]          | 入力  | CK Lane: Equalizer Source degeneration capacitor setting, 3b'000 smallest Cap; 3b'111 biggest Cap, default 3'b100         |

UG296-1.0J 26(39)

# **4**IPの呼び出し

使いやすさのために、GOWIN ソフトウェアは、ハード MIPI D-PHY コアを IP としてパッケージしています。パッケージされた IP はほとんど の使用シナリオに適していますが、テクニカル・サポート・スタッフの指導の下、プリミティブのインスタンス化を行うことも可能です。

## 4.1 MIPI D-PHY TX IP

## 4.1.1 ポートの説明

表 4-1 MIPI D-PHY TX IP のトップレベルのポート

| ポート                               | I/O     | 説明                                                          |  |  |  |
|-----------------------------------|---------|-------------------------------------------------------------|--|--|--|
| MIPI の物理インターフェース信号 <sup>[1]</sup> |         |                                                             |  |  |  |
| ck_n                              | 入出<br>力 | N側の差動クロック                                                   |  |  |  |
| ck_p                              | 入出<br>力 | P側の差動クロック                                                   |  |  |  |
| d<0~3>_n                          | 入出<br>力 | N 側の差動データ<0~3>                                              |  |  |  |
| d<0~3>_p                          | 入出<br>力 | P側の差動データ<0~3>                                               |  |  |  |
| クロックとリセット                         |         |                                                             |  |  |  |
| tx_drst_n                         | 入力      | TX デジタル部のリセット、アクティブ Low                                     |  |  |  |
| clkin <sup>2</sup>                | 入力      | PLL 入力クロック。                                                 |  |  |  |
| clkout4 <sup>2</sup>              | 出力      | PLL 出力クロック clkout4。                                         |  |  |  |
| tx_clk_o <sup>2</sup>             | 出力      | バイトクロック(Byte Clock)。主な動作クロック。<br>HS TX 信号はほとんどこのクロックに同期します。 |  |  |  |
| HS TX 信号                          |         |                                                             |  |  |  |

UG296-1.0J 27(39)

| ポート                    | I/O | 説明                                                                                                                                  |
|------------------------|-----|-------------------------------------------------------------------------------------------------------------------------------------|
| txhclk_en              | 入力  | 高速クロックのイネーブル、アクティブ High                                                                                                             |
| txdpen_lnck            | 入力  | クロックレーン driver のイネーブル、アクティブ High                                                                                                    |
| txdpen_ln<0~3>         | 入力  | データレーン<0~3> driver のイネーブル、アクティブ<br>High                                                                                             |
| hstxen_lnck            | 入力  | クロックレーン HS 送信のイネーブル、アクティブ High                                                                                                      |
| hstxen_ln<0~3>         | 入力  | データレーン<0~3> HS 送信のイネーブル、アクティブ<br>High                                                                                               |
| hstxd_vld              | 入力  | HS 送信データ有効の指示。アクティブ High。                                                                                                           |
| ckln_hstxd[7/15:0]     | 入力  | クロックレーン HS 送信データ入力。 8-bits モードの場合、幅は 8 ビットで、16-bits モードの場合、幅は 16 ビットです。 通常、8'b0101_0101 または 16'b0101_0101_0101_0101 が固定入力として使用されます。 |
| d<0~3>ln_hstxd[7/15:0] | 入力  | データレーン<0~3> HS 送信データ入力。 8-bits モードの場合、幅は 8 ビットで、16-bits モードの場合、幅は 16 ビットです。 幅が 16 ビットの場合、下位 8 ビットが最初に送信されます。                        |
| LP TX 信号               |     |                                                                                                                                     |
| lptxen_lnck            | 入力  | クロックレーン LP 送信のイネーブル、アクティブ High                                                                                                      |
| do_lptxck_n            | 入力  | クロックレーン LP 送信データ入力、N 側。                                                                                                             |
| do_lptxck_p            | 入力  | クロックレーン LP 送信データ入力、P 側。                                                                                                             |
| lptxen_ln<0~3>         | 入力  | データレーン<0~3> LP 送信のイネーブル、アクティブ<br>High                                                                                               |
| do_lptx<0~3>_n         | 入力  | データレーン<0~3> LP 送信データ入力、N 側。                                                                                                         |
| do_lptx<0~3>_p         | 入力  | データレーン<0~3> LP 送信データ入力、P 側。                                                                                                         |
| LP RX 信号               |     |                                                                                                                                     |
| lprx_en_ck             | 入力  | クロックレーン LP 受信のイネーブル、アクティブ High                                                                                                      |
| di_lprxck_n            | 出力  | クロックレーン LP 受信データ出力、N 側。                                                                                                             |
| di_lprxck_p            | 出力  | クロックレーン LP 受信データ出力、P 側。                                                                                                             |
| lprx_en_d<0~3>         | 入力  | データレーン<0~3> LP 受信のイネーブル、アクティブ<br>High                                                                                               |
| di_lprx<0~3>_n         | 出力  | データレーン<0~3> LP 受信データ出力、N 側。                                                                                                         |
| di_lprx<0~3>_p         | 出力  | データレーン<0~3> LP 受信データ出力、P 側。                                                                                                         |

注記:

UG296-1.0J 28(39)

● 物理インターフェースが MIPI 専用ピン(『GW5A-25 デバイス Pinout(UG985)』を参照)に直接接続されているため、 インスタンス際の接続は必要ありません。D-PHY RX と D-PHY TX は MIPI 専用ピンを共有します。

● MIPI D-PHY TX IP の内部では、必要なクロックの生成に使用される D-PHY TX 専用 PLL がインスタンス化されています(PLL リソースについては、『Arora V Clock ユーザーガイド(UG306)』を参照)。D-PHY TX はこの PLL の VCO をリファレンスクロック ソースとして使用します。バイトクロックは tx\_clk\_o から取得され、その周波数は:

 $f_{tx\_clk\_o} = < DPHY \ Data \ Rate >/< 8 \ or \ 16 > ;$  ユーザー定義クロックは clkout4 から取得され、その周波数は :  $f_{clkout4} = f_{VCO}/< CLKOUT4 \ Divider \ Factor > 。$ 

 $f_{VCO}$ と D-PHY Data Rate は必ずしも等しいわけではありません。

注記:

UG296-1.0J 29(39)

4.1 MIPI D-PHY TX IP

## 4.1.2 典型的なタイミング

#### 図 4-1 MIPI D-PHY TX の典型的なタイミング



 $\langle X \rangle = 0, 1, 2 \text{ or } 3$ 

UG296-1.0J 30(39)

## 4.1.3 構成の説明





#### 1. General 構成タブ

General 構成タブは、IP ファイルの構成に使用されます。

- Device:対象デバイス。
- Part Number:部品番号。
- Language: IP を実現するハードウェア記述言語。右側のドロップダウン・リストからターゲット言語(Verilog または VHDL)を選択します。
- Module Name: 生成される IP ファイルのモジュール名。右側の テキストボックスで編集できます。 Module Name をプリミティブ 名と同じにすることはできません。同じである場合、エラーが報 告されます。
- File Name: 生成される IP ファイルのファイル名。右側のテキストボックスで再編集できます。
- Create In:生成される IP ファイルのパス。右側のテキストボックスでパスを直接編集するか、テキストボックスの右側にある選択ボタンを使用してパスを選択できます。

#### 2. Common タブ

UG296-1.0J 31(39)

- Mode: 8-bits モードまたは 16-bits モードを選択します。
- TX\_ENABLE: MIPI D-PHY TX を有効にするかどうか選択します。
- Clock Enable: clock laneを有効にするかどうか選択します。
- Lane 0 Enable: data lane 0 を有効にするかどうか選択します。
- Lane 1 Enable: data lane 1 を有効にするかどうか選択します。
- Lane 2 Enable: data lane 2 を有効にするかどうか選択します。
- Lane 3 Enable: data lane 3 を有効にするかどうか選択します。
- 3. TX 専用 PLL の構成
  - PLL CLKIN Frequency: PLL 入力クロックの周波数(19~800 MHz)。
  - MIPI D-PHY Data Rate: レーンあたりのデータレート (200~3200 Mbps)。
  - PLL VCO Frequency: PLL VCO の周波数 (800 ~ 1600 MHz)。 "Calculate"ボタンをクリックするとこの周波数が更新されます。
  - CLKOUT4 Divider Factor: PLL 出力の分周係数(1~128)。 clkout4 信号の最終出力周波数は、VCO 周波数をこの分周係数で 割ったものになります。

#### 4. ポート図

ポート図に、IP Core の構成結果を示します(図 4-2)。

UG296-1.0J 32(39)

## 4.2 MIPI D-PHY RX IP

## 4.2.1 ポートの説明

表 4-2 MIPI D-PHY RX IP のトップレベルのポート

| ポート                               | I/O | 説明                                                                               |  |  |  |
|-----------------------------------|-----|----------------------------------------------------------------------------------|--|--|--|
| MIPI の物理インターフェース信号 <sup>[1]</sup> |     |                                                                                  |  |  |  |
| ck_n                              | 入出力 | N側の差動クロック                                                                        |  |  |  |
| ck_p                              | 入出力 | P側の差動クロック                                                                        |  |  |  |
| d<0~3>_n                          | 入出力 | N 側の差動データ<0~3>                                                                   |  |  |  |
| d<0~3>_p                          | 入出力 | P 側の差動データ<0~3>                                                                   |  |  |  |
| クロックとリセット                         |     |                                                                                  |  |  |  |
| rx_drst_n                         | 入力  | RX デジタル部のリセット、アクティブ Low                                                          |  |  |  |
| rx clk o <sup>[4]</sup>           | 出力  | バイトクロック(Byte Clock)。主な動作クロック。                                                    |  |  |  |
| TX_CIK_Oth                        | ЩЛ  | HS RX 信号はほとんどこのクロックに同期します。                                                       |  |  |  |
| HS RX 信号                          |     |                                                                                  |  |  |  |
| hsrx_en_ck                        | 入力  | クロックレーン HS 受信のイネーブル、アクティブ High                                                   |  |  |  |
| hsrx_en_d<0~3>                    | 入力  | データレーン <b>&lt;0~3&gt; HS</b> 受信のイネーブル、アクティブ<br>High                              |  |  |  |
| hsrx_odten_ck                     | 入力  | クロックレーン終端抵抗のイネーブル、アクティブ High                                                     |  |  |  |
| hsrx_odten_d<0~3>                 | 入力  | データレーン <b>&lt;0~3&gt;</b> 終端抵抗のイネーブル、アクティブ<br>High                               |  |  |  |
| d<0~3>ln_hsrxd_vld                | 出力  | データレーン<0~3> HS データ有効の指示、アクティブ<br>High                                            |  |  |  |
| d<0~3>In_hsrxd[7/15:0]            | 出力  | データレーン<0~3> HS データ出力。<br>8-bits モードの場合、幅は 8 ビットで、16-bits モードの<br>場合、幅は 16 ビットです。 |  |  |  |
| LP RX 信号                          |     |                                                                                  |  |  |  |
| lprx_en_ck                        | 入力  | クロックレーン LP 受信のイネーブル、アクティブ High                                                   |  |  |  |
| di_lprxck_n                       | 出力  | クロックレーン LP 受信データ出力、N 側。                                                          |  |  |  |
| di_lprxck_p                       | 出力  | クロックレーン LP 受信データ出力、P 側。                                                          |  |  |  |
| lprx_en_d<0~3>                    | 入力  | データレーン<0~3> LP 受信のイネーブル、アクティブ<br>High                                            |  |  |  |

UG296-1.0J 33(39)

| ポート                       | I/O | 説明                                    |
|---------------------------|-----|---------------------------------------|
| di_lprx<0~3>_n            | 出力  | データレーン<0~3> LP 受信データ出力、N 側。           |
| di_lprx<0~3>_p            | 出力  | データレーン<0~3> LP 受信データ出力、P 側。           |
| LP TX 信号                  |     |                                       |
| lptxen_lnck               | 入力  | クロックレーン LP 送信のイネーブル、アクティブ High        |
| do_lptxck_n               | 入力  | クロックレーン LP 送信データ入力、N 側。               |
| do_lptxck_p               | 入力  | クロックレーン LP 送信データ入力、P 側。               |
| lptxen_ln<0~3>            | 入力  | データレーン<0~3> LP 送信のイネーブル、アクティブ<br>High |
| do_lptx<0~3>_n            | 入力  | データレーン<0~3> LP 送信データ入力、N 側。           |
| do_lptx<0~3>_p            | 入力  | データレーン<0~3> LP 送信データ入力、P 側。           |
| de-skew 信号 <sup>[3]</sup> |     |                                       |
| d<0~3>ln_deskew_req       | 入力  | データレーン<0~3> de-skew 要求。               |
| d<0~3>In_deskew_done      | 出力  | データレーン<0~3> de-skew 完了の指示。            |
| d<0~3>In_deskew_error     | 出力  | データレーン<0~3> de-skew エラーの指示。           |

#### 注記:

- 物理インターフェースが MIPI 専用ピン(『GW5A-25 デバイス Pinout(<u>UG985</u>)』を参照)に直接接続されているため、 インスタンス際の接続は必要ありません。D-PHY RX と D-PHY TX は MIPI 専用ピンを共有します。
- バイトクロックは  $tx\_clk\_o$  から取得され、その周波数は通常:  $f_{rx\_clk\_o} = < DPHY\ Data\ Rate > / < 8\ or\ 16 > 。$
- これらの信号は、"DESKEW"オプションが有効な場合にのみ存在します。

UG296-1.0J 34(39)

## 4.2.2 典型的なタイミング

#### 図 4-3 MIPI D-PHY RX の典型的なタイミング



 $\langle X \rangle = 0, 1, 2 \text{ or } 3$ 

UG296-1.0J 35(39)

## 4.2.3 構成の説明





#### 1. General 構成タブ

General 構成タブは、IP ファイルの構成に使用されます。

- Device:対象デバイス。
- Part Number:部品番号。
- Language: IP を実現するハードウェア記述言語。右側のドロップダウン・リストからターゲット言語(Verilog または VHDL)を選択します。
- Module Name: 生成される IP のモジュール名右側のテキストボックスで編集できます。 Module Name をプリミティブ名と同じにすることはできません。同じである場合、エラーが報告されます。
- File Name: 生成される IP ファイルのファイル名。右側のテキストボックスで再編集できます。
- Create In:生成される IP ファイルのパス。右側のテキストボックスでパスを直接編集するか、テキストボックスの右側にある選択ボタンを使用してパスを選択できます。

#### 2. Common タブ

UG296-1.0J 36(39)

- Mode: 8-bits モードまたは 16-bits モードを選択します。
- RX\_ENABLE: MIPI D-PHY RX を有効にするかどうか選択します。
- Clock Enable: clock lane を有効にするかどうか選択します。
- Lane 0 Enable: data lane 0 を有効にするかどうか選択します。
- Lane 1 Enable: data lane 1 を有効にするかどうか選択します。
- Lane 2 Enable: data lane 2 を有効にするかどうか選択します。
- Lane 3 Enable: data lane 3 を有効にするかどうか選択します。
- DESKEW: de-skew 信号を有効にするかどうか選択します。

#### 3. ポート図

ポート図に、IP Core の構成結果を示します(図 4-4)。

UG296-1.0J 37(39)

付録 A MIPI D-PHYのデータレート表

UG296-1.0J

付録 A MIPI D-PHY のデータレート表

表 A-1 MIPI D-PHY データレート(Arora ファミリー)

| Resolution  | Frame Rate (HZ) | Bits Per Pixel (Bits) | Total<br>Data Rate<br>(Mbps) | Lane<br>Number | Per Lane<br>Bit Rate<br>(Mbps) | Recommended Gearing Ratio (1:N) | Per Lane Fabric<br>Clock (MHz) |
|-------------|-----------------|-----------------------|------------------------------|----------------|--------------------------------|---------------------------------|--------------------------------|
| FHD         | 60              | 8                     | 1188                         | 2              | 594.0                          | 8                               | 74.25                          |
| 1920x1080p  |                 | 10                    | 1485                         | 2              | 742.5                          | 8                               | 92.81                          |
| (2200x1125) |                 | 16                    | 2376                         | 2              | 1188.0                         | 8                               | 148.50                         |
|             |                 | 18                    | 2673                         | 4              | 668.3                          | 8                               | 83.53                          |
|             |                 | 24                    | 3564                         | 4              | 891.0                          | 8                               | 111.38                         |
|             | 120             | 8                     | 2376                         | 2              | 1188.0                         | 8                               | 148.50                         |
|             |                 | 10                    | 2970                         | 4              | 742.5                          | 8                               | 92.81                          |
|             |                 | 16                    | 4752                         | 4              | 1188.0                         | 8                               | 148.50                         |
|             |                 | 18                    | 5346                         | 8              | 668.3                          | 8                               | 83.53                          |
|             |                 | 24                    | 7128                         | 8              | 891.0                          | 8                               | 111.38                         |
| UHD         | 30              | 8                     | 2376                         | 4              | 594.0                          | 8                               | 74.25                          |
| 3840x2160p  |                 | 10                    | 2970                         | 4              | 742.5                          | 8                               | 92.81                          |
| (4400x2250) |                 | 16                    | 4752                         | 4              | 1188.0                         | 8                               | 148.50                         |
|             |                 | 18                    | 5346                         | 8              | 668.3                          | 8                               | 83.53                          |
|             |                 | 24                    | 7128                         | 8              | 891.0                          | 8                               | 111.38                         |
|             | 60              | 8                     | 4752                         | 4              | 1188.0                         | 8                               | 148.50                         |
|             |                 | 10                    | 5940                         | 8              | 742.5                          | 8                               | 92.81                          |
|             |                 | 16                    | 9504                         | 8              | 1188.0                         | 8                               | 148.50                         |

UG296-1.0J

